¹Ýµð¾Ø·ç´Ï½º ÀÎÅͳݼ­Á¡

³×ºñ°ÔÀÌ¼Ç ½Ç½Ã°£ Àαâ Ã¥

    VERILOG HDL ³í¸®È¸·Î ¼³°è

    VERILOG HDL ³í¸®È¸·Î ¼³°è

    • À̽ÂÈ£ Àú
    • ÇÑƼ¹Ìµð¾î
    • 2011³â 01¿ù 17ÀÏ
    • Á¤°¡
      30,000¿ø
    • ÆǸŰ¡
      30,000¿ø [0% ÇÒÀÎ]
    • °áÁ¦ ÇýÅÃ
      ¹«ÀÌÀÚ
    • Àû¸³±Ý
      0¿ø Àû¸³ [0%P]

      NAVER Pay °áÁ¦ ½Ã ³×À̹öÆäÀÌ Æ÷ÀÎÆ® 5% Àû¸³ ?

    • ¹è¼Û±¸ºÐ
      ¾÷ü¹è¼Û(¹ÝµðºÏ)
    • ¹è¼Û·á
      ¹«·á¹è¼Û
    • Ãâ°í¿¹Á¤ÀÏ

      Ãâ°í¿¹Á¤ÀÏ ¾È³»

      ¡Ø Ãâ°í¿¹Á¤ÀÏÀº µµ¼­ Àç°í»óȲ¿¡ µû¶ó º¯µ¿µÉ ¼ö ÀÖ½À´Ï´Ù.

      close

      2024³â 11¿ù 15ÀÏ(±Ý)

      ¡Ø Ãâ°í¿¹Á¤ÀÏÀº µµ¼­ Àç°í»óȲ¿¡ µû¶ó º¯µ¿µÉ ¼ö ÀÖ½À´Ï´Ù.

    ¼ö·®
    ȸ¿ø¸®ºä
    - [0]
    ISBN: 9788964210536 772ÂÊ 188 x 250 (§®)

    Áö±Ý ÀÌÃ¥Àº

    • ÆǸÅÁö¼ö : 137

    ÀÌ ºÐ¾ßÀÇ º£½ºÆ®¼¿·¯

    ÀÌ Ã¥°ú ÇÔ²² ±¸¸ÅÇÑ Ã¥

    ÀÌ Ã¥ÀÌ ¼ÓÇÑ ºÐ¾ß

    ÃâÆÇ»ç ¸®ºä

    ALTERA Quartus II¿Í ModelSimÀ» »ç¿ëÇÑ

    Verilog HDL ³í¸®È¸·Î ¼³°è¸¦ ½Ç½ÀÇÒ ¼ö ÀÖµµ·Ï

    Ãʺ¸ÀÚ¸¦ À§ÇÑ ¿¹Á¦ Áß½ÉÀ¸·Î ¼³¸íÇÑ Ã¥



    º»¼­¿¡¼­´Â Àü¹®´ëÇаú ÇкΰúÁ¤¿¡¼­ µðÁöÅÐ ³í¸®È¸·Î¸¦ ALTERA Quartus II¿Í ModelSimÀ» »ç¿ëÇÑ Verilog HDL ³í¸®È¸·Î ¼³°è¸¦ ½Ç½ÀÇÒ ¼ö ÀÖµµ·Ï dzºÎÇÑ ¿¹Á¦ Áß½ÉÀ¸·Î ¼³¸íÇÏ¿´´Ù.

    Á¦1Àå¿¡¼­´Â ALTERA Quartus II¿Í ModelSimÀ» ¼³Ä¡ÇÏ´Â ¹ý°ú ALTERA FPGA µð¹ÙÀ̽º ±¸Á¶¿¡ ´ëÇÏ¿© ¼³¸íÇÏ¿´´Ù.

    Á¦2Àå¿¡¼­´Â »ç¿ëÀÚ°¡ ALTERA µð¹ÙÀ̽º¿¡ ÇÁ·Î±×·¡¹Ö ÇÑ ÈÄ¿¡ À̸¦ µ¿ÀÛ½ÃÅ°±â À§ÇÏ¿© PCB ±âÆÇÀ» Á¦ÀÛÇÏ´Â ¸Å¿ì ¹ø°Å·Ó°í ¾î·Á¿î ¹®Á¦¸¦ ½±°Ô ÇØ°áÇÒ ¼ö ÀÖµµ·Ï (ÁÖ)ÇѹéÀüÀÚ°¡ °³¹ßÇÑ HBE-COMBO II Æ®·¹ÀÌ´× Å°Æ®¿¡ ´ëÇÏ¿© ¼³¸íÇÏ¿´´Ù.

    Á¦3Àå¿¡¼­´Â ALTERA Quartus IIÀÇ Verilog HDL ¹®¹ý¿¡ ´ëÇÏ¿© ÀÚ¼¼È÷ ¼³¸íÇÏ¿´°í ´Ù¾çÇÑ ½Ç½À¿¹Á¦µµ ¼ö·ÏÇÏ¿´´Ù.

    Á¦4Àå¿¡¼­´Â 4ºñÆ® adder ¿¹Á¦¸¦ ALTERA Quartus IIÀÇ Verilog HDLÀ» »ç¿ëÇÏ¿© ¼³°èÇÑ ÈÄ¿¡ HBE-COMBO II Æ®·¹ÀÌ´× Å°Æ®¿¡ ±¸ÇöÇÏ´Â °úÁ¤¿¡ ´ëÇÏ¿© ¾Ë±â ½±°Ô ¼³¸íÇÏ¿´À¸¸ç, ModelSimÀ» »ç¿ëÇÑ ½Ã¹Ä·¹ÀÌ¼Ç »ç¿ë¹ýµµ ¾Ë±â ½±°Ô ¼³¸íÇÏ¿´´Ù.

    Á¦4Àå¿¡¼­ Á¦17Àå±îÁö´Â 4ºñÆ® adder, 4ºñÆ® subtractor, 4ºñÆ® multiplier, 4ºñÆ® divider µîÀ» ALTERA Quartus II¿Í ModelSimÀ» »ç¿ëÇÑ Verilog HDL ¼³°è °á°ú¸¦ led, 7-segment, vfd µîÀ¸·Î Ãâ·ÂÇÏ´Â °úÁ¤¿¡ ´ëÇÏ¿© ¾Ë±â ½±°Ô ¼³¸íÇÏ¿´´Ù.

    ÀúÀÚ ¼Ò°³

    À̽ÂÈ£

    ÀúÀÚ : À̽ÂÈ£
    ¡¤ ÇѾç´ëÇб³ °ø°ú´ëÇÐ ÀüÀÚ°øÇаú °øÇлç
    ¡¤ ÇѾç´ëÇб³ ´ëÇпø ÀüÀÚ°øÇаú °øÇм®»ç
    ¡¤ ÇѾç´ëÇб³ ´ëÇпø ÀüÀÚ°øÇаú °øÇйڻç
    ¡¤ IDEC Working Group Âü¿©±³¼ö
    ¡¤ úÞ ±¹¸³ Çѹç´ëÇб³ ÀüÀÚ¤ýÁ¦¾î°øÇаú ±³¼ö

    [ÁÖ °ü½ÉºÐ¾ß]
    ¸¶ÀÌÅ©·ÎÇÁ·Î¼¼¼­, ÁýÀûȸ·Î¼³°è(VLSI&CAD), µðÁöÅнýºÅÛ¼³°è, ÀÓº£µðµå½Ã½ºÅÛ¼³°è, ÄÄÇ»ÅÍÀÀ¿ë µî

    [Àú¼­]
    PC¿¡¼­ÀÇ Internet, ÆÄ¿ö À¯Àú¸¦ À§ÇÑ Internet, ÆÄ¿ö À¯Àú¸¦ À§ÇÑ È¨ÆäÀÌÁö ÀÛ¼º¹ý, ALTERA MAX+PLUS ¥±¸¦ »ç¿ëÇÑ µðÁöÅнýºÅÛ¼³°è, ALTERA MAX+PLUS ¥±¸¦ »ç¿ëÇÑ µðÁöÅÐ ³í¸® ȸ·Î ¼³°èÀÇ ±âÃÊ¿Í È°¿ë, ALTERA MAX+PLUS ¥±¸¦ »ç¿ëÇÑ µðÁöÅÐ ³í¸® ȸ·Î ¼³°è(±âÃÊ¿Í È°¿ë), ALTERA MAX+PLUS ¥±¸¦ »ç¿ëÇÑ µðÁöÅÐ ³í¸®È¸·Î ¼³°è(Graphic Editor), ALTERA MAX+PLUS ¥±¸¦ »ç¿ëÇÑ µðÁöÅÐ ³í¸®È¸·Î ¼³°è(VHDL)(ÀÌ»ó º¹µÎÃâÆÇ»ç), C ¾ð¾î ÇÁ·Î±×·¡¹Ö, C++ ¾ð¾î ÇÁ·Î±×·¡¹Ö(ÀÌ»ó Çѹç´ëÇб³ ÃâÆǺÎ), ¸ð¹ÙÀÏ Åë½ÅÀ» Àû¿ëÇÑ ÀÓº£µðµå ¸®´ª½º ½Ç½À, ALTERA Quartus II¸¦ »ç¿ëÇÑ µðÁöÅÐ ³í¸®È¸·Î ¼³°è, Xilinx ISE WebPACKÀ» »ç¿ëÇÑ µðÁöÅÐ ³í¸®È¸·Î ¼³°è, ALTERA Quartus II¿Í ModelSimÀ» »ç¿ëÇÑ Verilog HDL ³í¸®È¸·Î ¼³°è(ÀÌ»ó ÇÑƼ¹Ìµð¾î) µî
    ¡¤2010³â ¹®È­Ã¼À°°ü±¤ºÎ ¿ì¼ö Çмúµµ¼­ ¼±Á¤ 'ALTERA Quartus II¸¦ »ç¿ëÇÑ µðÁöÅÐ ³í¸®È¸·Î ¼³°è(ÇÑƼ¹Ìµð¾î)'
    ¡¤È¨ÆäÀÌÁö ÁÖ¼Ò : http://cad.hanbat.ac.kr  

    ¸ñÂ÷

    ¹è¼Û ½Ã À¯ÀÇ»çÇ×

    - ¹Ýµð¾Ø·ç´Ï½º¿¡¼­ ±¸¸ÅÇϽŠµµ¼­´Â ¹°·ù ´ëÇà À§Å¹¾÷ü ¿õÁø ºÏ¼¾À» ÅëÇØ ¹è¼ÛµË´Ï´Ù.
     (¹è¼Û Æ÷Àå¿¡ "¿õÁø ºÏ¼¾"À¸·Î Ç¥±âµÉ ¼ö ÀÖ½À´Ï´Ù.)

    - ±¸¸ÅÇÑ »óÇ°ÀÇ Ç°Áú°ú ¹è¼Û °ü·Ã ¹®ÀÇ´Â ¹Ýµð¾Ø·ç´Ï½º·Î ¹®ÀÇ ¹Ù¶ø´Ï´Ù.

    - õÀçÁöº¯ ¹× Åùè»çÀÇ »çÁ¤¿¡ µû¶ó ¹è¼ÛÀÌ Áö¿¬µÉ ¼ö ÀÖ½À´Ï´Ù.

    - °áÁ¦(ÀÔ±Ý) ¿Ï·á ÈÄ ÃâÆÇ»ç ¹× À¯Åë»çÀÇ »çÁ¤À¸·Î Ç°Àý ¶Ç´Â ÀýÆÇ µÇ¾î »óÇ° ±¸ÀÔÀÌ ¾î·Á¿ï ¼ö ÀÖ½À´Ï´Ù. (º°µµ ¾È³» ¿¹Á¤)

    - µµ¼­»ê°£Áö¿ªÀÇ °æ¿ì Ãß°¡ ¹è¼Ûºñ°¡ ¹ß»ýµÉ ¼ö ÀÖ½À´Ï´Ù.

    ¹ÝÇ°/±³È¯

    »óÇ° ¼³¸í¿¡ ¹ÝÇ°/ ±³È¯ °ü·ÃÇÑ ¾È³»°¡ ÀÖ´Â °æ¿ì ±× ³»¿ëÀ» ¿ì¼±À¸·Î ÇÕ´Ï´Ù. (¾÷ü »çÁ¤¿¡ µû¶ó ´Þ¶óÁú ¼ö ÀÖ½À´Ï´Ù)

    ¹ÝÇ°/±³È¯

    ¹ÝÇ°/±³È¯
    ¹ÝÇ°/±³È¯ ¹æ¹ý Ȩ > °í°´¼¾ÅÍ > ÀÚÁÖã´ÂÁú¹® ¡°¹ÝÇ°/±³È¯/ȯºÒ¡± ¾È³» Âü°í ¶Ç´Â 1:1»ó´ã°Ô½ÃÆÇ
    ¹ÝÇ°/±³È¯ °¡´É ±â°£ ¹ÝÇ°,±³È¯Àº ¹è¼Û¿Ï·á ÈÄ 7ÀÏ À̳», »óÇ°ÀÇ °áÇÔ ¹× °è¾à³»¿ë°ú ´Ù¸¦ °æ¿ì ¹®Á¦¹ß°ß ÈÄ 30ÀÏ À̳»¿¡ ½Åû°¡´É
    ¹ÝÇ°/±³È¯ ºñ¿ë º¯½É ȤÀº ±¸¸ÅÂø¿ÀÀÇ °æ¿ì¿¡¸¸ ¹Ý¼Û·á °í°´ ºÎ´ã(º°µµ ÁöÁ¤ Åùè»ç ¾øÀ½)
    ¹ÝÇ°/±³È¯ ºÒ°¡ »çÀ¯
    • ¼ÒºñÀÚÀÇ Ã¥ÀÓ »çÀ¯·Î »óÇ° µîÀÌ ¼Õ½Ç ¶Ç´Â ÈÑ¼ÕµÈ °æ¿ì
    • ¼ÒºñÀÚÀÇ »ç¿ë, Æ÷Àå °³ºÀ¿¡ ÀÇÇØ »óÇ° µîÀÇ °¡Ä¡°¡ ÇöÀúÈ÷ °¨¼ÒÇÑ °æ¿ì
    • º¹Á¦°¡ °¡´ÉÇÑ »óÇ° µîÀÇ Æ÷ÀåÀ» ÈѼÕÇÑ °æ¿ì : ¿¹)¸¸È­Ã¥, ÀâÁö, È­º¸Áý µî
    • ½Ã°£ÀÇ °æ°ú¿¡ ÀÇÇØ ÀçÆǸŰ¡ °ï¶õÇÑ Á¤µµ·Î °¡Ä¡°¡ ÇöÀúÈ÷ °¨¼ÒÇÑ °æ¿ì
    • ÀüÀÚ»ó°Å·¡µî¿¡¼­ÀÇ ¼ÒºñÀÚº¸È£¿¡ °üÇÑ ¹ý·üÀÌ Á¤ÇÏ´Â ¼ÒºñÀÚ Ã»¾àöȸ Á¦ÇÑ ³»¿ë¿¡ ÇØ´çµÇ´Â °æ¿ì
    • ÇØ¿ÜÁÖ¹® »óÇ°(ÇØ¿Ü ¿ø¼­)ÀÇ °æ¿ì(Æĺ»/ÈѼÕ/¿À¹ß¼Û »óÇ°À» Á¦¿Ü)
    ¼ÒºñÀÚ ÇÇÇغ¸»ó
    ȯºÒÁö¿¬¿¡ µû¸¥ ¹è»ó
    • »óÇ°ÀÇ ºÒ·®¿¡ ÀÇÇÑ ¹ÝÇ°, ±³È¯, A/S, ȯºÒ, Ç°Áúº¸Áõ ¹× ÇÇÇغ¸»ó µî¿¡ °üÇÑ »çÇ×Àº
      ¼ÒºñÀÚ ºÐÀïÇØ°á ±âÁØ(°øÁ¤°Å·¡À§¿øȸ°í½Ã)¿¡ ÁØÇÏ¿© 󸮵Ê
    • ´ë±Ý ȯºÒ ¹× ȯºÒÁö¿¬¿¡ µû¸¥ ¹è»ó±Ý Áö±Þ Á¶°Ç, ÀýÂ÷ µîÀº ÀüÀÚ»ó°Å·¡ µî¿¡¼­ÀÇ
      ¼ÒºñÀÚ º¸È£¿¡ °üÇÑ ¹ý·ü¿¡ µû¶ó ó¸®ÇÔ
    ¹ÝÇ°/±³È¯ ÁÖ¼Ò °æ±âµµ ÆÄÁֽà ¹®¹ß·Î 77, ¿õÁøºÏ¼¾(¹Ýµð¾Ø·ç´Ï½º)
    • ȸ»ç¸í : (ÁÖ)¼­¿ï¹®°í
    • ´ëÇ¥ÀÌ»ç : ±èÈ«±¸
    • °³ÀÎÁ¤º¸ º¸È£Ã¥ÀÓÀÚ : ±èÈ«±¸
    • E-mail : bandi_cs@bnl.co.kr
    • ¼ÒÀçÁö : (06168) ¼­¿ï °­³²±¸ »ï¼º·Î 96±æ 6
    • »ç¾÷ÀÚ µî·Ï¹øÈ£ : 120-81-02543
    • Åë½ÅÆǸž÷ ½Å°í¹øÈ£ : Á¦2023-¼­¿ï°­³²-03728È£
    • ¹°·ù¼¾ÅÍ : (10881) °æ±âµµ ÆÄÁֽà ¹®¹ß·Î 77 ¹Ýµð¾Ø·ç´Ï½º
    copyright (c) 2016 BANDI&LUNI'S All Rights Reserved